歡迎您光臨本站 登入註冊首頁

如何在Capture CIS配置本地元器件資料庫

admin @ ,    view:17142    reply:0

     每個工程師在做原理圖后,都要生成BOM,以方便焊版調試或生產使用。傳統的方法就是一個一個零件輸入核對,此方法累人且效率低。CaptureCI……...

系統時序基礎理論

admin @ ,    view:2680    reply:0

       對於系統設計工程師來說,時序問題在設計中是至關重要的,尤其是隨著時鐘頻率的提高,留給數據傳輸的有效讀寫窗口越來越小,……...

混合信號電路板設計

admin @ ,    view:1679    reply:0

下述注意事項和要求是混合信號電路板設計中非常實用的指導原則。去耦與旁路圖1為電源去耦與旁路的實例,需要強調的是,在晶元的引腳處(或至少在距離引腳的幾個mm內)必須安裝低ESL(等效串聯電感)容量為10……...

PROTEL 99SE的自動推擠功能

admin @ ,    view:3062    reply:0

      大家都在用PROTEL99SE...有時候要修改布好的線...一條條的去拆,這樣很麻煩。其實PROTEL99SE是有推擠功能的.……...

Protel99se常見錯誤

admin @ ,    view:4912    reply:0

1.原理圖常見錯誤:ERC報告管腳沒有接入信號:   a.創建封裝時給管腳定義了I/O屬性;   b.創建元件或放置元件時修改了不一致的gr……...

LVDS(低電壓差分信號)原理簡介

admin @ ,    view:32315    reply:0

1LVDS信號介紹LVDS:LowVoltageDifferentialSignaling,低電壓差分信號。LVDS傳輸支持速率一般在155Mbps(大約為77MHZ)以上。LVDS是一種低擺幅的差分……...

高速電路PCB設計技巧

admin @ ,    view:4758    reply:0

(一)、引言      電子技術的發展變化必然給板級設計帶來許多新問題和新挑戰。首先,由於高密度引腳及引腳尺寸日趨物理極限,導致低的布通率;……...

高速PCB鏡像層設計

admin @ ,    view:3296    reply:0

摘要:在高速多層PCB上,鏡像層在雜訊控制方面起著重要作用。良好的鏡像層設計可以降低雜散電感引起的雜訊,有助於控制串擾、反射和電磁干擾。本文結合作者的實際設計重點探討了局部接地層的應用,並通過一個數模……...

高速PCB板的電源布線設計

admin @ ,    view:2394    reply:0

摘要:本文分析討論了高速PCB板上由於高頻信號的干擾和走線寬度的減小而產生的電源雜訊和   壓降,並提出了高速PCB的電源模型,採用電源匯流排網路布線,選取合適的濾波電容……...

高速PCB布線問題

admin @ ,    view:20764    reply:0

1、如何處理實際布線中的一些理論衝突的問題問:在實際布線中,很多理論是相互衝突的;例如:1。處理多個模/數地的接法:理論上是應該相互隔離的,但在實際的小型化、高密度布線中,由於空間的局限或者絕對的隔離……...