概述
1.原理圖常見錯誤:ERC報告管腳沒有接入信號: a.創建封裝時給管腳定義了I/O屬性; b.創建元件或放置元件時修改了不一致的gr……
1.原理圖常見錯誤:
- ERC報告管腳沒有接入信號:
a. 創建封裝時給管腳定義了I/O屬性;
b.創建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上;
c. 創建元件時pin方向反向,必須非pin name端連線。 - 元件跑到圖紙界外:沒有在元件庫圖表紙中心創建元件。
- 創建的工程文件網路表只能部分調入pcb:生成netlist時沒有選擇為global。
- 當使用自己創建的多部分組成的元件時,千萬不要使用annotate.
2.PCB中常見錯誤:
- 網路載入時報告NODE沒有找到:
a. 原理圖中的元件使用了pcb庫中沒有的封裝;
b. 原理圖中的元件使用了pcb庫中名稱不一致的封裝;
c. 原理圖中的元件使用了pcb庫中pin number不一致的封裝。如三極體:sch中pin number 為e,b,c, 而pcb中為1,2,3。 - 列印時總是不能列印到一頁紙上:
a. 創建pcb庫時沒有在原點;
b. 多次移動和旋轉了元件,pcb板界外有隱藏的字元。選擇顯示所有隱藏的字元, 縮小pcb, 然後移動字元到邊界內。 - DRC報告網路被分成幾個部分:
表示這個網路沒有連通,看報告文件,使用選擇CONNECTED COPPER查找。
另外提醒朋友盡量使用WIN2000, 減少藍屏的機會;多幾次導出文件,做成新的DDB文件,減少文件尺寸和PROTEL僵死的機會。如果作較複雜得設計,盡量不要使用自動布線。
[admin
via
研發互助社區 ]
Protel99se常見錯誤已經有4882次圍觀
http://cocdig.com/docs/show-post-44369.html