歡迎您光臨本站 登入註冊首頁

基於延時為o.2―1005的電路圖

admin @ 2014-03-17 , reply:0

概述

基於延時為o.2—1005的電路圖帶達林頓管輸入端的運算放大器特別適合用於延時電路。圖中電路延時為0.2至100s,重複準備時間<250ms。若將端子Ⅰ同A點、Ⅱ同B點連接則為延遲釋放電路……

基於延時為o.2—1005的電路圖

帶達林頓管輸入端的運算放大器特別適合用於延時電路。圖中電路延時為0.2至100s,重複準備時間<250ms。若將端子Ⅰ同A點、Ⅱ同B點連接則為延遲釋放電路;如果Ⅰ同B點、Ⅱ同A點連接,則為延遲吸合電路。

[admin via 研發互助社區 ] 基於延時為o.2―1005的電路圖已經有2198次圍觀

http://cocdig.com/docs/show-post-15824.html