歡迎您光臨本站 登入註冊首頁

概述

如圖所示為AD9100介面的測試板電路。信號VIN輸入AD9100的4腳,保持電容和開關內置在器件內,信號經過採樣保持放大後由9腳直接輸出,也可以經過AD9620緩衝級后輸出。時鐘輸人「CLOCKIN……

如圖所示為AD9100介面的測試板電路。信號VIN輸入AD9100的4腳,保持電容和開關內置在器件內,信號經過採樣保持放大後由9腳直接輸出,也可以經過AD9620緩衝級后輸出。時鐘輸人「CLOCK IN」加到模擬器件公司的超快比較器AD96685的同相輸入端,Q、Q非輸出後送到AD9100的CLK和CLK非(19、18腳),作為採樣保持控制信號。C1~Cl0採用0.01μF電容器,C13、Cl4採用鉭電容器。連接W1時為TTL時鐘信號,連接W2時為地參考信號。

[admin via 研發互助社區 ] 採樣保持放大器AD9100介面的測試板電路已經有2822次圍觀

http://cocdig.com/docs/show-post-35660.html