基於555的可編程定時、分頻兩用電路 如圖所示,電路包括秒信號發生器、讀/寫信號控制、編碼開關、計數/定時器晶元、輸出驅動等部分。定時器每級可用程序設定在0-65526秒(18.2小時)範圍內的任一時刻。
[admin via 研發互助社區 ] 基於555的可編程定時、分頻兩用電路已經有1766次圍觀
本文地址:http://cocdig.com/docs/show-post-1140.html