歡迎您光臨本站 登入註冊首頁

概述

   在Allegro中執行File→Import→Logic…命令,得到輸入邏輯(ImportLogic)對話框。 &nbs……
    在Allegro 中執行File→Import→Logic…命令,得到輸入邏輯(Import Logic)對話框。
 
    在輸入邏輯(Import Logic)對話框的Cadence 表格中選擇相應的原理圖輸入類型(Import logic type)。例如,HDL-Concept、Capture (包括Capture CIS)或SCALD。
    當你選擇輸入邏輯類型(Import logic type)為HDL-Concept 時,你可以選擇僅僅輸入改變(Import changes only)確認框,以便僅僅輸入原理圖中改變的內容,當前的設計沒有進行任何其它修改;選擇覆蓋當前約束(Overwrite current constraints)確認框,將修改設計中當前所有的內容。
    放置改變的元件(Place Changed Component)的選擇預設值為總是(Always),它表示在設計中使用新的元件,根據在封裝編輯器中的參考編號(Reference Designator),替換所有的元件。它讓你使用完全不同的元件類型替換一類元件。選擇Never,則不進行在封裝編輯器中的新元件替換元件,你必須交互地完成這些改變。選擇如果符號相同(If same symbol),則在設計中使用封裝編輯器中的新的元件,根據它們的參考編號(Reference Designator),僅僅當設計中元件的封裝/元件符號、數值和公差等相同時,才進行替換。
    對於在ECO 期間允許刪除銅(Allow etch removal during ECO)確認框,如果你選擇了,則意味著你希望交互地撤除並重新布線。如果你選擇了,則意味著你希望節約時間,由Allegro 撤除這些管腳到T 型連接處或管腳的銅,並重新布線。
    忽略固定屬性(Ignore FIXED property)則表示在設計元件輸入時,忽略元件的固定屬性。
    選擇適當的輸入路徑(Import directory)。
    點擊Import Cadence 按鈕,完成網表的輸入。
    如果你輸入的是第三方的網表(Netlist)文件,選擇輸入邏輯(Import Logic)對話框的其它(Other)表格,完成相應設置,並點擊Import Other 按鈕即可。

[admin via 研發互助社區 ] 在Allegro 中如何輸入原理圖的網表(Netlist)文件?已經有17685次圍觀

http://cocdig.com/docs/show-post-44334.html