鎖相環晶元MC145163中文資料
MC145163是Motorola公司生產的鎖相環晶元。圖1所示的為MC145163P的特性與端子連接圖.
圖 1MC145163引腳圖
MC145163引腳功能說明
MC145163P主要引腳功能說明 | |||
fin | 頻率合成器的可程式化計數器(/N計數器部)的輸入,通常fin 可以從VCO取得,以AC結合連接至1端子。在標準CMOS邏輯位準之大振幅信號的場合,也可以採用直接結合。 | ||
Vss | 電路的接地 | VDD(3端子) | 正電源(+5V) |
PDout | 當伯VCO控制信號,由相位比較器的3狀態輸出。 | ||
RA0 | 由這些輸入,設定基準分頻器(R計數器)的分頻比。分頻比可以從512,2048,4096中選擇。 | ||
ΦR,ΦV | 利用這些相位比較器的輸出,與通低頻慮波器組合,成為VCO的控制信號。 | ||
BCD輸入 | 這 些的輸入數據,在N計數器的內容成為時,會被預先設定(preset). | ||
REFout | 內部基準振蕩器外部基準信號的緩衝輸出。 | ||
OSCout, OSCin(26端子,27端子) | 在這些端子上連接水晶振蕩子時,便成為基準振蕩器。使用適當值的電容連接OSCin與接地間,以及OSCout與接地間。OSCin也成為外部一產生基準信號的輸入。這些信號通常在OSCin做AC結合。但是,在大振幅信號(CMOS邏輯位準)的組合,則使用DC結合。在外部基準Mode中,不必要與OSCout連接。 | ||
LD(28端子) | PLL鎖栓檢知信號,在PLL迴路成為鎖栓時(fr與fv的頻率與相位為相同時)成為H,不成為鎖栓時則產生脈波。 |
MC145163內部結構圖
圖2為MC145163內部結構圖。
此一IC內含有可以產生基準頻率fr的晶體振蕩電路與分頻電路,將VCO信號分頻用的N分頻電路,以及將fo與fr做為此較用的相位比較電路。
此一IC為28個端子DIP型。電源電壓為3~9V工作原理,工作原理頻率為30MHz(電源電壓5V),如果電源電壓成為9V時,工作原理頻率可以延伸至80MHz。因此,對於設計規格為40M~60MHz而言,不會有問題。
圖2 MC145163P的內部結構圖
(此為LSI,集積度高,與VCO電路配合,可以組成PLL電路。)
MC145163應用電路圖
圖3所示的為實際的PLL-VCO電路的構成。
圖3 MC145163組成的頻率合成器電路圖
[admin via 研發互助社區 ] 鎖相環晶元MC145163中文資料已經有5353次圍觀
http://cocdig.com/docs/show-post-37940.html