歡迎您光臨本站 登入註冊首頁

蜂窩基站中的模擬技術發展趨勢

admin @ 2014-03-19 , reply:0

概述

名稱:蜂窩基站中的模擬技術發展趨勢目前,移動計算與通信設備已很普遍,數字電子技術正是支持這一發展的驅動力,不過模擬電子技術發展也同樣重要,二者缺一不可。在蜂窩基站中,數字電子技術執行許多複雜的功能,通……
名稱:蜂窩基站中的模擬技術發展趨勢
目前,移動計算與通信設備已很普遍,數字電子技術正是支持這一發展的驅動力,不過模擬電子技術發展也同樣重要,二者缺一不可。
在蜂窩基站中,數字電子技術執行許多複雜的功能,通常在軟體與固件控制下工作。而收發信號則需要模擬電子技術,ADC和DAC是二者聯繫的紐帶。圖 1顯示了發送與接收架構以及目前常用的相關半導體工藝。
發送側架構的基本功能是通過在 DSP或 ASIC中運行「程序」生成數字信號,隨後信號由DUC(數字上變頻器)進一步處理,再通過 DAC轉換為模擬信號,然後經過混頻、濾波與放大,並通過天線發送。
接收側的過程恰恰相反。天線接收的模擬信號通過模擬電子設備放大、混頻並濾波,經ADC轉換為數字信號。然後依次經過DDC(數字下變頻器)專用電子設備、ASIC或 DSP處理。
許多蜂窩基站製造商都力圖增強系統性能並降低尺寸與成本。目前有兩種方法實現:一是PA(功率放大器)的線性化,二是電子設備的集成。手機(手持終端)已成功地集成了收發功能。這也是基站設計的目標,不過基站所需的性能水平要高得多,因此現在要實現這一目標還很困難。
PA線性化
為了滿足頻帶外傳輸規範要求,PA在較高的 A類上工作,效率低於 10%,這就需要大型器件以及大量電能。為了優化 PA的尺寸與效率,TI正在開發線性化技術。
最簡單的 PA線性化方法之一就是降低波峰因數。波峰因數降低技術(FR)壓縮了信號「峰值」,並降低了線性工作所需的平均功率。
此外,PA線性化技術更大的突破是可使信號預失真。預失真是 PA線性化的「法寶」,有望使 PA效率優於 25%。不過這種方法非常複雜,並且要求了解 PA失真特性——而該特性的變化方式非常複雜。該方法的基本思路是通過PA預失真,使得當傳輸信號經過PA時消除失真,並滿足傳輸屏蔽的要求。其挑戰在於 PA的失真(即非線性)特性會隨時間、溫度以及偏壓 (biasing)的變化而變化,因器件的不同而不同。因此,儘管能確定單個器件的特性並設計正確的預失真演算法,但要對每個器件都進行上述工作會增加成本。為了解決上述偏差,須使用反饋機制,對輸出信號進行採樣,並用以校正預失真演算法。

圖1基站收發架構

圖2帶有 PA線性化的集成發送器

圖3集成接收機
集成常見功能與常見技術
蜂窩基站的另一發展趨勢就是集成更多功能。集成的目的在於讓功能模塊變得更小以降低功耗、減少成本並提高可靠性。
集成通常採取的是將多個部件放在一個封裝中。因此,分集接收機通過採用一個雙功能部件,來代替兩個 ADC。此外還可以集成使用相同工藝技術的功能。因此,放大器與混頻器可以集成在一起。架構發展是減少組件數量並提高性能的另一種方法,其實例之一就是使用正交調製器與解調器。
圖 2顯示了包括更高PA線性化集成度的發送器。在該例中,波峰因數降低技術與數字預失真都藉助 DSP或微處理器集成到單晶元中。為了實現分集,使用兩條發送路徑,並在一個部件中集成了多個 DUC。可以看出,正交調製需要兩個 DAC,而放大器也整合到了調製器中。發送信號的採樣在 PA進行,反饋用於線性化目的。
圖 3給出了帶有分集接收機的更高集成度的接收機。每個通道都集成了 LNA(低雜訊放大器),帶有正交解調器、濾波功能、可變增益以及雙 ADC。通過使用正交解調,可用更簡單的 Nyquist濾波器及抽樣濾波器替代DDC功能。
集成數字與模擬
真正的挑戰來自在單晶元上混合數字與模擬功能。高頻數字邏輯會產生「雜訊」,並會通過電源、其他共用連接以及輻射路徑傳導。雜訊在模擬電路中至關重要,因為它決定著信噪比(SNR),而信噪比則是模擬系統中動態範圍的關鍵品質因素。高性能數字意味著邏輯速度快,高性能模擬意味著動態範圍高,將兩者放置在同一 PCB板上需要很高的工程設計技巧,在晶元級上進行集成則更加困難。
儘管模擬電壓最近已成功地從12V下降到5V與3.3V,不過他們很難繼續降低到目前數字內核電壓以下的水平。這是由於雜訊在工作電壓下降時沒有降低,因此模擬工作電壓必須保持在足夠的高度才能提供良好的 SNR。較低的電壓不足以提供高動態範圍模擬信號所需的性能空間。
此外,最先進的數字工藝與最先進的模擬工藝之間在工藝特徵尺寸上也有很大差距。例如,德州儀器(TI)剛投產的最新型DSP採用了C027 90nm製造工藝,而TI最新高性能模擬工藝HPA07與BiCom-III則基於0.35mm的CMOS工藝。
模擬工藝的起點是穩定的數字工藝。不管數字工藝晶體管提供什麼線性功能,都作為片上模擬功能。因此,工藝早期階段的重點仍是數字;而模擬功能只限於那些不需要額外工藝步驟或修改的項目。一旦工藝成熟並成功製造最新系列的高速邏輯產品后,數字工藝開發人員接下來就會開始下一工藝節點的工作,而模擬技術設計人員就會努力採用該工藝推出更高的模擬功能。開發與改進模擬組件需要大量的時間,高性能模擬工藝推出的時間通常比基於數字工藝的投產要晚幾年。
TI的 HPA07與 BiCom-III建立在 0.35mm CMOS工藝基礎上,該工藝最初開發用於數字元件,因此,二者都有著廣泛的資料庫。雖然基於CMOS工藝的電源要求與速度使其目前還不適用於領先的 DSP與 ASIC。但是,工藝的成熟使得模擬元件設計人員能夠推出高度專業化的技術,以滿足各種不同終端設備的應用。其中,HPA07精確模擬CMOS工藝集成了5V與3.3V數字邏輯器件以及存儲器,並添加了專門用於模擬功能的晶體管與無源組件。該工藝經過精心設計,符合雜訊、晶體管線性以及組件匹配與穩定性方面的高性能標準,適用於運算放大器、ADC、DAC、電壓參考與穩壓器以及儀錶放大器等。此外,該工藝還有助於模擬集成,實現了良好的邏輯門密度、較好的模擬元件性能,並提供埋層隔離,從而使模擬信號免受高頻數字電路的干擾。
而BiCom-III是一種硅鍺 (SiGe)工藝,為超高精度模擬集成電路而開發。通過在基區加鍺,大大提高了載流子遷移率,實現了極快的瞬態時間。該工藝實現了真正互補的雙極 NPN與 PNP晶體管,傳輸頻率 (fT)為18GHz,最大頻率(fmax)為 40~60GHz。互補晶體管可實現 AB類放大器級,這對設計高速、高性能模擬電路至關重要。
BiCom-III工藝先進性能的實例之一是 THS4304。它是首款單位增益穩定的 3GHz電壓反饋運算放大器,主要用於高性能、高速模擬信號處理鏈中,在+5V單電源下工作。與傳統器件相比較,所需的補償要高於G=+2V/V的補償情況,但在電源電壓減半的情況下仍然具有極佳的失真性能。
結語
新型工藝技術正推動用於蜂窩基站的高性能元件的集成。這一推進力量與拓撲及創新型設計解決方案(如正交調製器與解調器)方面的進步以及PA線性化技術的結合,將可以降低成本、降低功耗需求、減小尺寸、提高可靠性。但是要在單個器件上集成所有數字與模擬功能,工藝技術還有很長的路要走,而要想以低成本實現上述目的,則要走的路還更長。

[admin via 研發互助社區 ] 蜂窩基站中的模擬技術發展趨勢已經有1939次圍觀

http://cocdig.com/docs/show-post-40464.html