74LS164中文資料(引腳圖,參數等)
164為8位移位寄存器,其主要電特性的典型值如下:
54/74164 185mW 54/74LS164 80mW
當清除端(CLEAR)為低電平時,輸出端(QA-QH)均為低電平。 串列數據輸入端(A,B)可控制數據。當 A、B任意一個為 低電平,則禁止新數據輸入,在時鐘端(CLOCK)脈衝上升沿作用下Q0 為低電平。當A、B 有一個為高電平,則另一個就允許輸入數據,並在CLOCK 上升沿作用下決定Q0 的狀態。
71LS164引腳圖及引腳功能:
CLOCK :時鐘輸入端
CLEAR: 同步清除輸入端(低電平有效)
A,B :串列數據輸入端
QA-QH: 輸出端
圖1 74LS164封裝圖
74LS164內部結構圖
圖2 74LS164 內部邏輯圖
74LS164電氣參數:
極限值
電源電壓7V
輸入電壓……… 5.5V
工作環境溫度
54164………… -55~125℃
74164………… -0~70℃
儲存溫度…… -65℃~150℃
建議操作條件
符號 參數 最小值 典型值 最大值 單位 VCC 電源電壓 4.75 5 5.25 V VIH 輸入高電平電壓ViH 2 - - V VIL 輸入低電平電壓ViL - - 0.8 V IOH 輸出高電平電流IOH - - -0.4 mA IOL 輸出低電平電流IOL - - 8 mA fCLK 時鐘頻率fCP 0 - 25 MHz tW 脈衝寬度 時鐘 20 - - ns 清除 20 - - tSU 數據設置時間 17 - - ns tH 數據保持時間 5 - - ns tREL 建立時間 30 - - ns TA 工作溫度 0 - 70 ℃
電氣特性
符號 | 參數 | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 |
VI | 輸入鉗位電壓 | VCC = Min, II = -18 mA | - | - | -1.5 | V |
VOH | 輸出高電平電壓 | VCC = Min, IOH = Max VIL = Max, VIH = Min | 2.7 | 3.4 | - | V |
VOL | 輸出低電平電壓 | VCC = Min, IOL = Max VIL = Max, VIH = Min | - | 0.35 | 0.5 | V |
IOL = 4 mA, VCC = Min | - | 0.25 | 0.4 | |||
II | 最大輸入電壓時輸入電流 | VCC = Max, VI = 7V | - | - | 0.1 | mA |
IIH | 輸入高電平電流 | VCC = Max, VI = 2.7V | - | - | 20 | μA |
IIL | 輸入低電平電流 | VCC = Max, VI = 0.4V | - | - | -0.4 | mA |
IOS | 輸出短路電流 | VCC = Max (Note 4) | -20 | - | -100 | mA |
ICC | 電源電流 | VCC = Max (Note 5) | - | 16 | 27 | mA |
動態特性(TA=25℃)
符號 | 參數 | To (Output) | RL = 2kΩ | 單位 | |||
CL = 15 pF | CL = 50 pF | ||||||
最小值 | 最大值 | 最小值 | 最大值 | ||||
fMAX | 最大時鐘頻率 | - | 25 | - | - | - | MHz |
tPLH | 低到高電平輸出傳遞延遲時間 | 時鐘輸出 | - | 27 | - | 30 | ns |
tPHL | 高到低電平輸出傳遞延遲時間 | 時鐘輸出 | - | 32 | - | 40 | ns |
tPHL | 傳遞延遲時間 | 時鐘輸出 | - | 36 | - | 45 | ns |
74LS164真值表及時序圖
圖3 真值表
H-高電平 L-低電平 X-任意電平
↑-低到高電平跳變
QA0,QB0,QH0 -規定的穩態條件建立前的電平
QAn,QGn -時鐘最近的↑前的電平
圖4 時序圖
[admin via 研發互助社區 ] 74LS164中文資料(引腳圖,參數等)已經有11925次圍觀
http://cocdig.com/docs/show-post-37046.html