歡迎您光臨本站 登入註冊首頁

基於高速FPGA 的PCB 設計技術

admin @ ,    view:3430    reply:0

   如果高速PCB設計能夠像連接原理圖節點那樣簡單,以及像在計算機顯示器上所看到的那樣優美的話,那將是一件多麼美好的事情。然而,除非設計師初入PCB設計,或者是極度的幸……...

高解析度ADC 的板布線

admin @ ,    view:2177    reply:0

   高速ADC(模/數變換器)是各種應用領域(如質譜儀,超聲,激光雷達/雷達,電信收發機模塊等)中關鍵的模擬處理元件。無論應用是基於時域或頻域,都需要ADC最高的動態性……...

批量替換ORCAD 原理圖中的器件封裝

admin @ ,    view:6613    reply:0

方法一:第一步:打開ORCAD的設計工程文件,選中設計文件*.DSN,接著選擇菜單Edit->Find…,彈出查找對話框; 第二步:在FindWhat處添上你需要替換的封……...

orcad 中快速?⑺?辛慵??ootprint 加上

admin @ ,    view:1837    reply:0

方法一:一頁一頁修改,打開某頁,按CTRL+F->part->*,選中當前頁所有器件,再點右鍵,選屬性,在彈出對話框中按要修改REF排序,用左鍵拖拉要修改的為同種封裝器件再點右鍵,然後擊E……...

PCB布局設計檢視要素

admin @ ,    view:3409    reply:0

布局的DFM要求1已確定優選工藝路線,所有器件已放置板面。2坐標原點為板框左、下延伸線交點,或者左下邊插座的左下焊盤。3PCB實際尺寸、定位器件位置等與工藝結構要素圖吻合,有限制器件高度要求的區域的器……...

Allegro中電源層分割的步驟

admin @ ,    view:4863    reply:0

1.Click ,在AntiEtchVccLayer,在緊貼Outline畫出一封閉區間,建議線寬採用40-60mil。此區間就是NegativePlane的實際大小。如圖: 2.……...

Allegro使用問題解答

admin @ ,    view:32098    reply:0

1、問:我在產生NCTAPE文件時提示error,但並沒有生成NCTAPE.LOG可供查找錯誤原因,望高手幫助!答:NCTAPE.LOG的內容其實也就是執行File/Viewlog命令彈出的文本中的內……...

高速PCB設計中的信號完整性分析問答

admin @ ,    view:3729    reply:0

一、您好:我看到很多SDRAM的數據、地址匯流排上都串接了小電阻(10歐姆到100歐姆);1、這樣做的主要目的是什麼?串接的電阻阻值應該怎麼來確定?2、對於程序FLASH(比如NOR型的flash,a……...

傳輸線路與高速電路的設計

admin @ ,    view:8003    reply:0

前言   類似CPU等超高速、高頻電子組件相繼問世,過去經常被忽視的整合問題,例如信號傳輸波形的優化,最近成為非常重要的課題之一。電子組件動作高速化使得封裝上必需面對更多……...

線路板設計工程師中級考試試題

admin @ ,    view:3268    reply:0

基礎知識一、單項選擇(30分)1、PowerLogic在線路設計過程中的作用是          &……...