歡迎您光臨本站 登入註冊首頁

概述

基於555集成晶元構成可控硅控制的觸發器電路如圖所示,555和R1、RP1、C2等組成觸發延時電路。平時,由於R1接VDD,使555處於複位狀態,即3腳呈低電平;當觸發信號到來時,SCR導通,2腳有一……

基於555集成晶元構成可控硅控制的觸發器電路
如圖所示,555和R1、RP1、C2等組成觸發延時電路。平時,由於R1接VDD,使555處於複位狀態,即3腳呈低電平;當觸發信號到來時,SCR導通,2腳有一低電平信號,使555翻轉置位,輸出高電平,暫穩寬度為τ=1.1RP1C2。觸發后,SCR關斷。這種電路可降低對觸發脈衝的要求。若用CMOS型555(或556),還可減小觸發電流。

[admin via 研發互助社區 ] 基於555集成晶元構成可控硅控制的觸發器電路已經有2925次圍觀

http://cocdig.com/docs/show-post-995.html